# III. LÓGICA COMBINACIONAL

#### 3.1. Introducción

Los circuitos lógicos para sistemas digitales pueden ser **secuenciales** o **combinacionales**.

Un circuito combinacional consiste de un conjunto de compuertas lógicas cuyas salidas en cualquier momento están totalmente determinadas por la combinación presente de las variables de entrada, en el caso de un circuito secuencial, sus salidas son función de sus entradas presentes y del estado de sus elementos de memoria.

El propósito de este capítulo es utilizar el conocimiento adquirido en capítulos anteriores y formular varios procedimientos de análisis y diseño de circuitos combinacionales.

En un circuito combinacional para 'n' variables de entrada, existen 2<sup>n</sup> combinaciones posibles de valores binarios de entrada. Para cada combinación de entrada existe una y sólo una combinación de salida. Un circuito combinacional puede ser descrito por 'm' funciones de Boole, una para cada salida.



# 3.2. Definición de Lógicas (+) y (-) (Positiva y negativa)

<u>Lógica Positiva</u>: La lógica positiva asocia el estado lógico '1' al estado físico de mayor valor y consecuentemente el estado lógico '0' al estado físico de menor valor.

<u>Lógica Negativa</u>: La lógica negativa asocia el estado lógico '1' al estado menor valor y '0' al de mayor valor.

## 3.3. Elementos Físicos

Las compuertas lógicas definidas en el capítulo anterior pueden implementarse por medio diversos elementos físicos. Ellos pueden ser eléctricos, electrónicos o mecánicos.

# a) Eléctricos: (Interruptores y relés)

Ej: Interruptores



Ej: Relés



Se encenderá la ampolleta cuando  ${\bf A}$  este energizado  ${\bf and}\ {\bf B}$  o  ${\bf C}$  no esten energizados:

$$\longrightarrow$$
  $T = A(\overline{B} + \overline{C})$ 

41

## b) Electrónicos:

Los circuitos más simples para la construcción de compuertas lógicas están compuestos por diodos y resistencias (DL).

Ej 1:



Dependiendo de la lógica asociada, positiva o negativa, el circuito puede representar una compuerta **OR** o una **AND** 

Lógica Positiva

Lógica Negativa



|          | Α | В | Z |                 |
|----------|---|---|---|-----------------|
|          | 1 | 1 | 1 | AND             |
| <b>—</b> | 1 | 0 | 0 | Lógica Negativa |
|          | 0 | 1 | 0 |                 |
|          | 0 | 0 | 0 |                 |

Ej. 2:



| Α | В | Z |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

AND Lógica Positiva

| Α | В | Ζ |
|---|---|---|
| 1 | 1 | 1 |
| 1 | 0 | 1 |
| 0 | 1 | 1 |
| 0 | 0 | 0 |

OR Lógica Negativa

También es posible definir una lógica mixta para el ejemplo 1

| Α | В | Ζ |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 0 |

Log. Positiva Log. Negativa Log. Positiva Log. Negativa

| Α | В | Z |                   |
|---|---|---|-------------------|
| 0 | 0 | 1 | Para el ejemplo 2 |
| 0 | 1 | 1 | }                 |
| 1 | 0 | 1 |                   |
| 1 | 1 | 0 |                   |
|   |   | • | )                 |

**NAND** 

Pueden haber circuitos que se comporten como NOR o NAND con un sólo tipo de lógica tanto para entradas como para salidas.

### Ejemplo:



### c) Elementos fluidicos

Tambien es posible obtener compuertas fluidicas.

**Ejemplo**. Sean A y B entradas a un conducto con una salida comun S



| Α | В | Z |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |

# 3.3. Fan In, Fan Out

<u>Fan-in</u>: Especifica el número de entradas a una compuerta, por ej. Una compuerta AND de 4 entradas tiene Fan-In 4.

El Fan-In está determinado por la habilidad del circuito para soportar entradas adicionales y realizar su función correctamente.

<u>Fan-Out</u>: Especifica el número de "cargas standard" para una salida de una compuerta sin salirse de su función normal. Una carga standard puede ser una entrada a otra compuerta, a un inversor o a otro circuito.

**Ejercicio :** Implementar la siguiente función. Considérese que sólo se dispone de compuertas Fan-In 3.

$$F=(\overline{A}+\overline{B}+\overline{C})(\overline{A}+\overline{B}+\overline{D})(A+C+\overline{D})(A+B+C)$$

## 3.4. Circuitos Integrados

Un CI es un pequeño cristal de silicio que contiene un número determinado de compuertas. La gran mayoría de ellos pertenece a alguna familia según sean los elementos utilizados en su construcción.



El número de componentes que contiene una pastilla puede variar desde unas pocas compuertas hasta miles de ellas. De acuerdo a este número se habla de CI<sub>S</sub> SSI (Integración a Pequeña Escala), MSI (Integración a Mediana Escala), LSI (Integración a Gran Escala), VLSI, etc.

#### 3.5. Análisis de Circuitos Combinacionales

#### 3.5.1. Obtención de su función.

Dado un circuito lógico combinacional determinar la función que lo representa.



$$F = (A + B' + C')(A' + B' + C')D$$

¿ Existe otro circuito con menos número de puertas que represente la función ?



Eercicio Determinar la función Booleana del siguiente circuito.



$$F = (ACD + A\overline{D})\overline{B} + A\overline{D} + A + A\overline{D}$$

## 3.5.2. Análisis de circuito implementado con compuertas NAND o NOR.

Los circuitos son comúnmente construidos con compuertas NAND o NOR en vez de AND, OR y NOT debido a las mejores características físicas de las compuertas NAND y NOR (Rapidez, mantención de niveles, menores costos, etc.)

**I.- LÓGICA NAND:** Cualquier función booleana puede implementarse con sólo compuertas NAND.

## **Ejemplo**



#### <u>Inversor</u>

### <u>And</u>



<u>Or</u>

Desde el punto de vista del análisis de un circuito implementado con compuertas NAND, se puede pasar a uno con compuertas AND y OR como camino alternativo a la utilización sucesiva del teorema DE MORGAN

$$\overline{A + B} = \overline{A} \overline{B} / \overline{A B} = \overline{A} + \overline{B}$$

## Ejemplo



*Método* 1.- Se separa por niveles a partir de su salida.

2.- Se aplica lógicas positiva y negativa alternativamente.

Nota: Aplicar siempre primero lógica positiva a la salida del último nivel.

NAND Física

| Α | В | A B |
|---|---|-----|
| L | L | Н   |
| L | Н | Н   |
| Н | L | Н   |
| Н | Н | L   |

NAND Lógica

| Α | В | A · B |
|---|---|-------|
| 0 | 0 | 1     |
| 0 | 1 | 1     |
| 1 | 0 | 1     |
| 1 | 1 | 0     |

Compuerta AND

| Α | В | A·B           |
|---|---|---------------|
| 0 | 0 | 0             |
| 0 | 1 | 0             |
| 1 | 0 | 0             |
| 1 | 1 | 1             |
|   |   | $\mathcal{L}$ |
|   | Υ | 4             |

Compuerta OR

| Α | В | A + B         |
|---|---|---------------|
| 1 | 1 | 1             |
| 1 | 0 | 1             |
| 0 | 1 | 1             |
| 0 | 0 | 0             |
|   |   | $\overline{}$ |
|   | Υ | A             |

NAND con lógica positiva lógica negativa

NAND con lógica negativa

lógica positiva



II. LÓGICA NOR: Cualquier función booleana puede implementarse con sólo compuertas NOR

#### <u>Inversor</u>



# <u>And</u>



# <u>Or</u>



Ej.:



# NOR lógico

| Α | В            | A+B        |    |
|---|--------------|------------|----|
| 0 | 0            | 1          | 0  |
| 0 | 1            | 0          | 1  |
| 1 | 0            | 0          | 1  |
| 1 | 1            | 0          | 1  |
| А | <del>)</del> | $\bigcirc$ | ∩F |



| Α                     | В | A+B |  |
|-----------------------|---|-----|--|
| 1                     | 1 | 1   |  |
| 1                     | 0 | 0   |  |
| 0                     | 1 | 0   |  |
| 0                     | 0 | 0   |  |
| $\ominus \mid \oplus$ |   |     |  |

### 3.6. Diseño de Circuitos Combinacionales

Se deben considerar los siguientes aspectos:

- a) Formulación verbal de un problema.
- b) Determinación de las variables de entrada y salida.
- c) Deducción tabla de verdad.
- d) Minimización { Mapas -K Q-M
- e) Implementación física.
- f) Restricciones.

## 3.7. Obtención de un Circuitocon Compuertas NAND

- a) Implementar la función con compuertas AND, OR y NOT.
- b) Dibujar un diagrama con compuertas NAND ó NOR. Sustituyendolas por las AND, OR y NOT del circuito.
- c) Remover de a 2 los inversores que se encuentran en cascada.

Ej.: Sea la expresión algebraica:

1) 
$$F = A (B + CD) + B\overline{C}$$

- Obtener su circuito con compuertas NAND





c)



- Sea la misma función F= A ( B + CD ) +  $\overline{BC}$  Implementar su circuito sólo con compuertas NOR 2)

a)



b)



c)



**Ejercicio**: Diseñar un circuito lógico combinacional que sea la implementación de la siguiente función.

$$F = (\overline{A} + \overline{B} + \overline{C})(\overline{A} + \overline{B} + \overline{D})(A + C + \overline{D})(A + B + C)$$

Solo se dispone de compuertas con Fan-In 3.

# Algunos circuitos combinacionales de interés

## 1. Sumadores:

a) Semisumadores: Sumador que suma 2 bit

| X | Υ | C | S |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 0 |

$$\begin{array}{ll} => & S = \overline{X}Y + X\overline{Y} = X \oplus Y \\ & C = XY \\ & S = (X + Y)(\overline{X} + \overline{Y}) ; C = XY \\ & \overline{S} = (X Y) + (\overline{X} \overline{Y}) = C + \overline{X}\overline{Y} => S = \overline{S} \end{array}$$



b) <u>Sumador Completo(Full Adder)</u>: Sumador que suma 3 bit. 2 bit significativos más el carry anterior.

|       |    | $C_{i}$ |                  |    |
|-------|----|---------|------------------|----|
| $X_i$ | Yi | Z       | C <sub>i+1</sub> | Si |
| 0     | 0  | 0       | 0                | 0  |
| 0     | 0  | 1       | 0                | 1  |
| 0     | 1  | 0       | 0                | 1  |
| 0     | 1  | 1       | 1                | 0  |
| 1     | 0  | 0       | 0                | 1  |
| 1     | 0  | 1       | 1                | 0  |
| 1     | 1  | 0       | 1                | 0  |
| 1     | 1  | 1       | 1                | 1  |

Z= Carry de la etapa anterior

$$S = \overline{X}\overline{Y}Z + \overline{X}Y\overline{Z} + XYZ + \overline{X}\overline{Y}\overline{Z} = S_i$$

$$\begin{split} C_{i+1} &= XY + YZ + XZ \\ X_iY_i + \overline{X}YZ + XYZ + \overline{Y}XZ + YXZ \\ Z &\left( \overline{X}Y + \overline{Y}X \right) + XY \left( Z + 1 \right) \end{split}$$

$$C_{i+} = Z(X \oplus Y) + XY$$



Existen varias formas de realizar las funciomes  $S_i$  y  $C_{i+1}$  una muy conveniente para  $S_i$  hace uso del OR-EX, ya que se puede demostrar que:

$$S_{i} = X_{i} \oplus Y_{i} \oplus Z_{i}$$

$$C_{i+1} = (X_{i} \oplus Y_{i}) C_{i} + X_{i}Y_{i}$$

$$C_{i+1} = P C_{i} + X_{i}Y_{i}$$

$$P = (X_{i} \oplus Y_{i})$$

